一種具有定時(shí)中斷功能的處理器裝置
基本信息
申請?zhí)?/td> | CN201610157123.5 | 申請日 | - |
公開(公告)號 | CN105824696A | 公開(公告)日 | 2016-08-03 |
申請公布號 | CN105824696A | 申請公布日 | 2016-08-03 |
分類號 | G06F9/48(2006.01)I;G06F9/38(2006.01)I | 分類 | 計(jì)算;推算;計(jì)數(shù); |
發(fā)明人 | 任浩琪;吳俊;趙朝興;陳鑫;牛麗凡;李涵;張志峰 | 申請(專利權(quán))人 | 合肥乾芯科技有限公司 |
代理機(jī)構(gòu) | 上??剖⒅R產(chǎn)權(quán)代理有限公司 | 代理人 | 同濟(jì)大學(xué);深圳市星海威科技有限公司 |
地址 | 200092 上海市楊浦區(qū)四平路1239號 | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明涉及一種具有定時(shí)中斷功能的處理器裝置,該處理器裝置包括內(nèi)部層次、中間層次和頂層,內(nèi)部層次為處理器內(nèi)核,包括特殊目標(biāo)寄存器、用以逐級處理指令的譯碼和執(zhí)行流水線以及用以控制流水線運(yùn)行的旁路模塊和流水線暫停模塊;中間層次包括處理器核以及分別與處理器核連接的外設(shè)接口和存儲器,所述的處理器核內(nèi)還設(shè)有中斷模塊和定時(shí)器,所述的定時(shí)器分別與中斷模塊和特殊目標(biāo)寄存器連接,所述的中斷模塊與處理器內(nèi)核連接;頂層包括調(diào)試接口、總線和直接存儲訪問模塊,所述的調(diào)試接口與處理器核連接,所述的直接存儲訪問模塊分別與總線和存儲器連接,所述的總線與處理器核連接。與現(xiàn)有技術(shù)相比,本發(fā)明具有效率高、響應(yīng)快等優(yōu)點(diǎn)。 |
