一種應(yīng)用于VLIW類(lèi)型處理器的存儲(chǔ)器裝置
基本信息
申請(qǐng)?zhí)?/td> | CN201610157129.2 | 申請(qǐng)日 | - |
公開(kāi)(公告)號(hào) | CN105843589B | 公開(kāi)(公告)日 | 2018-05-08 |
申請(qǐng)公布號(hào) | CN105843589B | 申請(qǐng)公布日 | 2018-05-08 |
分類(lèi)號(hào) | G06F9/30;G06F9/38 | 分類(lèi) | 計(jì)算;推算;計(jì)數(shù); |
發(fā)明人 | 任浩琪;吳俊;趙朝興;雷蕾;王文凱;張志峰 | 申請(qǐng)(專(zhuān)利權(quán))人 | 合肥乾芯科技有限公司 |
代理機(jī)構(gòu) | 上??剖⒅R(shí)產(chǎn)權(quán)代理有限公司 | 代理人 | 同濟(jì)大學(xué);深圳市星海威科技有限公司 |
地址 | 200092 上海市楊浦區(qū)四平路1239號(hào) | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明涉及一種應(yīng)用于VLIW類(lèi)型處理器的存儲(chǔ)器裝置,用以在VLIW類(lèi)型處理器中提高多個(gè)訪(fǎng)存部件訪(fǎng)問(wèn)的效率,其特征在于,該存儲(chǔ)器裝置包括多個(gè)數(shù)據(jù)寬度均相同的子存儲(chǔ)體,多個(gè)子存儲(chǔ)體按照二維行列方式排布,所述的存儲(chǔ)器根據(jù)地址信號(hào)和地址選擇信號(hào)的組合設(shè)有兩種工作方式:方式一:當(dāng)存儲(chǔ)器裝置被用做指令存儲(chǔ)器或指令緩存時(shí),訪(fǎng)問(wèn)一次讀出一個(gè)VLIW指令字;方式二:當(dāng)存儲(chǔ)器裝置被用做數(shù)據(jù)存儲(chǔ)器或數(shù)據(jù)緩存時(shí),一次訪(fǎng)問(wèn)的數(shù)據(jù)作為單獨(dú)一個(gè)數(shù)據(jù)字供處理器使用,或者作為多個(gè)數(shù)據(jù)字供處理器的SIMD數(shù)據(jù)通道使用。與現(xiàn)有技術(shù)相比,本發(fā)明具有靈活度高、效率高等優(yōu)點(diǎn)。 |
