一種基于雙FPGA的計(jì)算控制模塊及動(dòng)態(tài)配置方法
基本信息
申請(qǐng)?zhí)?/td> | CN202110467016.3 | 申請(qǐng)日 | - |
公開(公告)號(hào) | CN113051217A | 公開(公告)日 | 2021-06-29 |
申請(qǐng)公布號(hào) | CN113051217A | 申請(qǐng)公布日 | 2021-06-29 |
分類號(hào) | G06F15/78;G06F15/177 | 分類 | 計(jì)算;推算;計(jì)數(shù); |
發(fā)明人 | 曹陽春 | 申請(qǐng)(專利權(quán))人 | 通達(dá)電磁能股份有限公司 |
代理機(jī)構(gòu) | 廣州嘉權(quán)專利商標(biāo)事務(wù)所有限公司 | 代理人 | 趙琴娜 |
地址 | 410000 湖南省長沙市高新開發(fā)區(qū)袁家沖路6號(hào) | ||
法律狀態(tài) | - |
摘要
摘要 | 一種基于雙FPGA的計(jì)算控制模塊及動(dòng)態(tài)配置方法,基于雙FPGA的計(jì)算控制模塊包括PCB基板以及設(shè)置于PCB基板上的:連接器;核心控制單元,包括中央處理器以及與中央處理器連接的Nor Flash;中央處理器通過SGMII通訊口與連接器連接;第一數(shù)據(jù)處理單元,包括第一FPGA以及分別與第一FPGA連接的第一Flash、第一內(nèi)存;第一FPGA分別與中央處理器、Nor Flash連接;第二數(shù)據(jù)處理單元,包括第二FPGA以及分別與第二FPGA連接的第二Flash、第二內(nèi)存;第二FPGA分別與連接器、中央處理器、第一FPGA連接。本發(fā)明實(shí)施例可以實(shí)現(xiàn)對(duì)第一FPGA的遠(yuǎn)程動(dòng)態(tài)更新,在將第一FPGA作為數(shù)據(jù)處理的主要單元時(shí),可以極大的減少功能升級(jí)換代的時(shí)間,有效的節(jié)約了人力、物力和時(shí)間,適合進(jìn)行產(chǎn)業(yè)化推廣。 |
