復(fù)用現(xiàn)有邏輯管腳進(jìn)入測試模式的方法

基本信息

申請?zhí)?/td> CN201911359021.1 申請日 -
公開(公告)號 CN111157872A 公開(公告)日 2020-05-15
申請公布號 CN111157872A 申請公布日 2020-05-15
分類號 G01R31/28 分類 測量;測試;
發(fā)明人 謝志斌;汪成喜;周援朝;刁瑞強;徐棟麟 申請(專利權(quán))人 上海亮牛半導(dǎo)體科技有限公司
代理機構(gòu) 大連科技專利代理有限責(zé)任公司 代理人 上海亮牛半導(dǎo)體科技有限公司
地址 201207 上海市浦東新區(qū)中國(上海)自由貿(mào)易試驗區(qū)芳春路400號1幢3層
法律狀態(tài) -

摘要

摘要 本發(fā)明公開了一種復(fù)用現(xiàn)有邏輯管腳進(jìn)入測試模式的方法,芯片邏輯在上電或外部管腳作用下產(chǎn)生內(nèi)部延遲復(fù)位信號,在延遲窗口內(nèi),監(jiān)測邏輯處于工作狀態(tài),其他邏輯處于復(fù)位狀態(tài),當(dāng)監(jiān)測邏輯監(jiān)測到串行碼流與預(yù)留的測試碼流KEY相匹配,則測試模式被鎖定,延遲復(fù)位撤離后繼續(xù)保持測試模式,當(dāng)監(jiān)測邏輯監(jiān)測到串行碼流與預(yù)留的測試碼流KEY不匹配,則監(jiān)測邏輯失效,延遲復(fù)位撤離后全部邏輯進(jìn)入正常邏輯模式。本發(fā)明的特點是:復(fù)用現(xiàn)有邏輯管腳,通過DEBUG管腳進(jìn)入測試模式,減少芯片管腳封裝,提高管腳利用率,沒有使用敏感信號復(fù)位管腳作為時鐘和數(shù)據(jù)輸入,有效避免影響內(nèi)部正常邏輯,而且通過檢測時間窗口,大幅度降低誤觸發(fā)進(jìn)入測試模式的概率,保證可靠性。