時鐘同步方法、裝置及具有該裝置的射頻芯片電路
基本信息
申請?zhí)?/td> | CN201210090005.9 | 申請日 | - |
公開(公告)號 | CN102624382B | 公開(公告)日 | 2015-06-03 |
申請公布號 | CN102624382B | 申請公布日 | 2015-06-03 |
分類號 | H03L7/06(2006.01)I | 分類 | 基本電子電路; |
發(fā)明人 | 李志俊;鄭衛(wèi)國;葉暉;梁曉峰;羅偉良 | 申請(專利權)人 | 廣州市廣晟微電子有限公司 |
代理機構 | 北京集佳知識產權代理有限公司 | 代理人 | 逯長明 |
地址 | 510630 廣東省廣州市番禺區(qū)小谷圍街外環(huán)西路100號廣東工業(yè)大學理學館601-609、629室 | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明公開了一種時鐘同步方法、裝置及具有該裝置的射頻芯片電路,其方法為:在射頻芯片復位和發(fā)射電路不工作時,使帶相位處理的計數(shù)器清零,生成同步時鐘為0電平以降低射頻芯片的功耗;該同步時鐘在接收到內部時鐘同步脈沖時,其相位根據內部時鐘上升沿調整;該同步時鐘在接收到外部時鐘同步脈沖時,其相位根據外部時鐘上升沿調整;同時,在未接收到內部或外部時鐘同步脈沖的情況下,也可通過復用PLL電路使帶相位處理的計數(shù)器生成相位可調的生成同步時鐘。相位可調確保了時鐘沿和數(shù)據的相位關系,使射頻芯片可以正確接收需發(fā)射的數(shù)據,通過上述本發(fā)明公開的方法能夠實現(xiàn)低依賴性、低成本且低功耗的目的。 |
