一種預分頻器
基本信息
申請?zhí)?/td> | CN202110641848.2 | 申請日 | - |
公開(公告)號 | CN113381751A | 公開(公告)日 | 2021-09-10 |
申請公布號 | CN113381751A | 申請公布日 | 2021-09-10 |
分類號 | H03K23/00(2006.01)I;H03L7/18(2006.01)N | 分類 | 基本電子電路; |
發(fā)明人 | 王三路;張秀娟;李廣進 | 申請(專利權)人 | 西安博瑞集信電子科技有限公司 |
代理機構 | 深圳市科進知識產(chǎn)權代理事務所(普通合伙) | 代理人 | 魏毅宏 |
地址 | 710000陜西省西安市高新區(qū)魚化街辦天谷七路88號騰飛科匯城B座東樓22層 | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明適用于射頻集成電路領域,公開了預分頻器,包括級聯(lián)的2或3分頻電路,分別為第零級2或3分頻電路至第四級2或3分頻電路,相鄰兩級2或3分頻電路由晶體管開關連接,晶體管開關控制相鄰兩級2或3分頻電路之間的通斷,第零級2或3分頻電路對時鐘信號進行2?3分頻,第零級2或3分頻電路和第一級2或3分頻電路導通,對時鐘信號進行4?7分頻,第零級2或3分頻電路至第二級2或3分頻電路導通,對時鐘信號進行8?15分頻,第零級2或3分頻電路至第三級2或3分頻電路導通,對時鐘信號進行16?31分頻,第零級2或3分頻電路至第四級2或3分頻電路導通,用于對時鐘信號進行32?63分頻,該預分頻器在實現(xiàn)1到63分頻功能的同時,優(yōu)化了芯片的面積和功耗。 |
