一種單斜率ADC電路
基本信息
申請(qǐng)?zhí)?/td> | CN202010771547.7 | 申請(qǐng)日 | - |
公開(kāi)(公告)號(hào) | CN111835357A | 公開(kāi)(公告)日 | 2020-10-27 |
申請(qǐng)公布號(hào) | CN111835357A | 申請(qǐng)公布日 | 2020-10-27 |
分類號(hào) | H03M1/56(2006.01)I | 分類 | 基本電子電路; |
發(fā)明人 | 李智 | 申請(qǐng)(專利權(quán))人 | 二十一世紀(jì)(北京)微電子技術(shù)有限公司 |
代理機(jī)構(gòu) | 北京集佳知識(shí)產(chǎn)權(quán)代理有限公司 | 代理人 | 李曉光 |
地址 | 100096北京市海淀區(qū)建材城東路26號(hào)3層西側(cè)B310室 | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明提供了一種單斜率ADC電路,通過(guò)信號(hào)總線LVDS驅(qū)動(dòng)模塊將計(jì)數(shù)器的輸出信號(hào)轉(zhuǎn)換為低共模電壓及低擺幅的LVDS信號(hào)傳輸,同時(shí)鎖存器采用低共模電壓及高靈敏度的動(dòng)態(tài)鎖存器來(lái)鎖存計(jì)數(shù)信號(hào)總線上的信號(hào)。也就是說(shuō),該單斜率ADC電路中計(jì)數(shù)信號(hào)總線采用改進(jìn)的低共模電壓及低擺幅的LVDS信號(hào)傳輸,降低了信號(hào)的電壓擺幅,降低了信號(hào)的上升時(shí)間、下降時(shí)間以及傳輸延時(shí),提升了信號(hào)的傳輸質(zhì)量,使得計(jì)數(shù)總線信號(hào)傳輸頻率可達(dá)1GHz以上,提高了單斜率ADC電路的轉(zhuǎn)換速度及分辨率,同時(shí)降低了單斜率ADC電路的功耗。?? |
