基于NVMe的存儲(chǔ)板卡以及數(shù)據(jù)處理方法

基本信息

申請(qǐng)?zhí)?/td> CN202011144639.9 申請(qǐng)日 -
公開(公告)號(hào) CN112181891A 公開(公告)日 2021-01-05
申請(qǐng)公布號(hào) CN112181891A 申請(qǐng)公布日 2021-01-05
分類號(hào) G06F13/42;G06F13/40;G06F13/16 分類 計(jì)算;推算;計(jì)數(shù);
發(fā)明人 高維臣 申請(qǐng)(專利權(quán))人 北京大地信合信息技術(shù)有限公司
代理機(jī)構(gòu) 北京思源智匯知識(shí)產(chǎn)權(quán)代理有限公司 代理人 北京大地信合信息技術(shù)有限公司
地址 100085 北京市海淀區(qū)學(xué)清路9號(hào)匯智大廈A樓1609室
法律狀態(tài) -

摘要

摘要 本公開提供了一種基于NVMe的存儲(chǔ)板卡以及數(shù)據(jù)處理方法,涉及嵌入式系統(tǒng)技術(shù)領(lǐng)域,其中的存儲(chǔ)板卡在PCB電路板上設(shè)置有處理器模塊、NVMe存儲(chǔ)模塊和FPGA模塊;FPGA模塊通過第一PCIE信號(hào)線與處理器模塊連接,處理器模塊通過第二PCIE信號(hào)線與NVMe存儲(chǔ)模塊連接;FPGA模塊用于對(duì)接收到的第一數(shù)據(jù)進(jìn)行處理,NVMe存儲(chǔ)模塊對(duì)接收到的第二或第三數(shù)據(jù)進(jìn)行存儲(chǔ)處理。本公開的基于NVMe的存儲(chǔ)板卡以及方法,處理器模塊對(duì)數(shù)據(jù)存儲(chǔ)進(jìn)行控制,F(xiàn)PGA模塊和NVMe存儲(chǔ)模塊分別執(zhí)行數(shù)據(jù)處理或存儲(chǔ),可以發(fā)揮FPGA模塊的并行處理能力,并且FPGA具有良好的性能功耗比;能夠提高數(shù)據(jù)存取的效率,提高了產(chǎn)品質(zhì)量和可靠性。