一種應(yīng)用于高速DAC電路的溫度計譯碼結(jié)構(gòu)
基本信息
申請?zhí)?/td> | CN202010113814.1 | 申請日 | - |
公開(公告)號 | CN111256849A | 公開(公告)日 | 2020-06-09 |
申請公布號 | CN111256849A | 申請公布日 | 2020-06-09 |
分類號 | G01K1/00(2006.01)I;H03M13/00(2006.01)I | 分類 | 測量;測試; |
發(fā)明人 | 王潛;陳蓮;單艷 | 申請(專利權(quán))人 | 蘇州迅芯微電子有限公司 |
代理機構(gòu) | 西安通大專利代理有限責(zé)任公司 | 代理人 | 蘇州迅芯微電子有限公司 |
地址 | 215000江蘇省蘇州市蘇州工業(yè)園區(qū)星湖街218號A7樓505單元 | ||
法律狀態(tài) | - |
摘要
摘要 | 一種應(yīng)用于高速DAC電路的溫度計譯碼結(jié)構(gòu),包括兩個溫度計譯碼器,將高速DAC電路單位加權(quán)的高4位數(shù)據(jù)劃分為最高2位二進制碼和次高2位二進制碼分別輸入兩個溫度計譯碼器,得到兩組權(quán)重不相同的3位溫度計碼;所述的兩個溫度計譯碼器分別連接DEM模塊,DEM模塊對3位溫度計碼進行隨機加擾;兩個溫度計譯碼器連接權(quán)重一元化處理陣列的數(shù)據(jù)選通模塊,通過權(quán)重一元化處理陣列得到15位權(quán)重一致的溫度計碼。本發(fā)明不僅可以降低電路規(guī)模,減小版圖面積,而且可以提升電路的高頻性能,抑制輸出信號中的諧波失真,具有較高的工作速度和驅(qū)動能力,減小寄生電容的影響,提高電路的工作頻率。?? |
