一種基于內(nèi)嵌ARM的FPGA芯片的網(wǎng)絡(luò)隔離系統(tǒng)

基本信息

申請(qǐng)?zhí)?/td> CN201911269299.X 申請(qǐng)日 -
公開(kāi)(公告)號(hào) CN110995726B 公開(kāi)(公告)日 2021-03-30
申請(qǐng)公布號(hào) CN110995726B 申請(qǐng)公布日 2021-03-30
分類號(hào) H04L29/06(2006.01)I 分類 電通信技術(shù);
發(fā)明人 洪蒙納;李繼庚;任炳宇;葛衛(wèi)敏;鄭田豐 申請(qǐng)(專利權(quán))人 博依特(廣州)工業(yè)互聯(lián)網(wǎng)有限公司
代理機(jī)構(gòu) 廣州三環(huán)專利商標(biāo)代理有限公司 代理人 郭浩輝;麥小嬋
地址 510000廣東省廣州市黃埔區(qū)攬?jiān)侣?05號(hào)401房之自編406室
法律狀態(tài) -

摘要

摘要 本發(fā)明公開(kāi)了一種基于內(nèi)嵌ARM的FPGA芯片的網(wǎng)絡(luò)隔離系統(tǒng),在網(wǎng)絡(luò)隔離控制終端內(nèi)設(shè)置內(nèi)嵌ARM的FPGA芯片,采用單獨(dú)的一顆芯片來(lái)實(shí)現(xiàn)網(wǎng)絡(luò)隔離系統(tǒng)的網(wǎng)絡(luò)隔離功能,F(xiàn)PGA芯片內(nèi)包含了ARM模塊和FPGA模塊,ARM模塊通過(guò)內(nèi)部的協(xié)議控制單元對(duì)網(wǎng)絡(luò)數(shù)據(jù)按預(yù)設(shè)的協(xié)議進(jìn)行數(shù)據(jù)處理,主要承擔(dān)網(wǎng)絡(luò)數(shù)據(jù)的協(xié)議解析,協(xié)議封裝部分的功能,F(xiàn)PGA模塊通過(guò)數(shù)據(jù)隔離控制單元,對(duì)網(wǎng)絡(luò)數(shù)據(jù)進(jìn)行黑白名單的驗(yàn)證,對(duì)于屬于白名單的網(wǎng)絡(luò)數(shù)據(jù)繼續(xù)進(jìn)行傳輸,對(duì)于不屬于白名單的網(wǎng)絡(luò)數(shù)據(jù)進(jìn)行丟棄,從而實(shí)現(xiàn)數(shù)據(jù)隔離的功能。通過(guò)實(shí)施本發(fā)明實(shí)施例能降低了網(wǎng)絡(luò)隔離控制終端內(nèi)部構(gòu)建的復(fù)雜度,從而從整體上降低了整個(gè)網(wǎng)絡(luò)隔離系統(tǒng)的復(fù)雜度,減少接口開(kāi)發(fā)的數(shù)量,提高穩(wěn)定性。??