一種基于FPGA的soc架構(gòu)數(shù)據(jù)隔離系統(tǒng)
基本信息
申請?zhí)?/td> | CN202010620292.4 | 申請日 | - |
公開(公告)號 | CN111914267A | 公開(公告)日 | 2020-11-10 |
申請公布號 | CN111914267A | 申請公布日 | 2020-11-10 |
分類號 | G06F21/60(2013.01)I | 分類 | 計算;推算;計數(shù); |
發(fā)明人 | 洪蒙納;葛衛(wèi)敏;任炳宇;鄭田豐;李繼庚 | 申請(專利權(quán))人 | 博依特(廣州)工業(yè)互聯(lián)網(wǎng)有限公司 |
代理機構(gòu) | 廣州三環(huán)專利商標(biāo)代理有限公司 | 代理人 | 郭浩輝;麥小嬋 |
地址 | 510000廣東省廣州市黃埔區(qū)攬月路105號401房之自編406室 | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明涉及數(shù)據(jù)隔離技術(shù)領(lǐng)域。一種基于FPGA的soc架構(gòu)數(shù)據(jù)隔離系統(tǒng),包括有上位機、第一設(shè)備、第二設(shè)備以及FPGA可編程邏輯電路,所述的FPGA可編程邏輯電路上設(shè)有數(shù)據(jù)私有協(xié)議模塊、加密模塊、簽名模塊、防火墻模塊、可讀寄存器模塊和讀寫寄存器模塊,所述的第一設(shè)備和所述的第二設(shè)備之間通過所述的FPGA可編程邏輯電路來相互傳輸數(shù)據(jù)。本發(fā)明的有益效果:本系統(tǒng)能夠在傳輸及處理數(shù)據(jù)的過程中實現(xiàn)數(shù)據(jù)安全隔離,提高數(shù)據(jù)傳輸?shù)陌踩院捅C苄?,?shù)據(jù)傳輸速度和數(shù)據(jù)處理速度達(dá)到實時性,具備較強的擴展性和適應(yīng)性。?? |
