應(yīng)用于整數(shù)分頻鎖相環(huán)中的雜散抑制鑒頻鑒相器電路

基本信息

申請?zhí)?/td> CN201310194489.6 申請日 -
公開(公告)號 CN103312319B 公開(公告)日 2015-09-23
申請公布號 CN103312319B 申請公布日 2015-09-23
分類號 H03L7/085(2006.01)I 分類 基本電子電路;
發(fā)明人 呂愛俊;沈劍均;葉松 申請(專利權(quán))人 江蘇博納雨田通信電子有限公司
代理機(jī)構(gòu) 北京科億知識產(chǎn)權(quán)代理事務(wù)所(普通合伙) 代理人 江蘇博納雨田通信電子有限公司
地址 210016 江蘇省南京市玄武區(qū)黃埔路2號黃埔科技大廈B座16樓
法律狀態(tài) -

摘要

摘要 一種應(yīng)用在整數(shù)分頻鎖相環(huán)中的帶雜散抑制功能的鑒頻鑒相器電路。此鑒頻鑒相器電路包括兩個二分頻電路,2個基于動態(tài)觸發(fā)器的相位頻率檢測器PFD,隨機(jī)信號產(chǎn)生邏輯電路和數(shù)字選擇邏輯電路。首先由兩個二分頻電路將晶振輸入的參考時鐘信號REF_1和鎖相環(huán)中整數(shù)除法器反饋來的信號DIV_1進(jìn)行二分頻操作到的信號REF_2和DIV_2。兩路相位頻率檢測器PFD1和PFD2分別探測REF_1,DIV_1和REF_2,DIV_2信號得出相應(yīng)的包含相位頻率信息的時鐘脈沖輸入到數(shù)字選擇邏輯電路中。數(shù)字選擇邏輯電路包含一些選擇器,由隨機(jī)信號產(chǎn)生邏輯電路輸出的隨機(jī)信號驅(qū)動,將PFD1和PFD2產(chǎn)生的脈沖信號UP_1,DN_1和UP_2,DN_2經(jīng)過驅(qū)動后隨機(jī)化輸出到其后的電荷泵電路,以實(shí)現(xiàn)將雜散信號分散以便降低其功率譜密度,實(shí)現(xiàn)雜散抑制的效果。