自旋存算一體芯片
基本信息
申請?zhí)?/td> | CN201811635918.8 | 申請日 | - |
公開(公告)號 | CN109766309B | 公開(公告)日 | 2019-05-17 |
申請公布號 | CN109766309B | 申請公布日 | 2019-05-17 |
分類號 | G06F15/78(2006.01)I;G11C11/16(2006.01)I | 分類 | 計(jì)算;推算;計(jì)數(shù); |
發(fā)明人 | 潘彪;康旺;趙巍勝 | 申請(專利權(quán))人 | 致真存儲(北京)科技有限公司 |
代理機(jī)構(gòu) | 北京慕達(dá)星云知識產(chǎn)權(quán)代理事務(wù)所(特殊普通合伙) | 代理人 | 北京航空航天大學(xué) |
地址 | 100000北京市海淀區(qū)學(xué)院路37號 | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明公開一種自旋存算一體芯片,包括:自旋陣列模塊和外圍電路;自旋陣列模塊包括多個呈陣列分布的自旋存算器,用于數(shù)據(jù)的存儲與計(jì)算;自旋存算器包括第一存儲單元,由包含磁隧道結(jié)(MTJ)結(jié)構(gòu)的磁隨機(jī)存儲器(MRAM)陣列組成,用于存儲需要長時間保存的數(shù)據(jù)。外圍電路與自旋陣列模塊相連,用于輔助自旋陣列模塊進(jìn)行數(shù)據(jù)的存儲與計(jì)算。本發(fā)明將MRAM內(nèi)置到計(jì)算核心中,形成同時具有存儲與計(jì)算功能的自旋存算核心,并通過多個獨(dú)立自旋存算核心的互聯(lián)形成自旋存算芯片,進(jìn)一步通過多個芯片之間的互聯(lián)形成處理終端。本發(fā)明有效解決傳統(tǒng)計(jì)算構(gòu)架下,數(shù)據(jù)傳輸與處理中存在的存儲墻與功耗墻的問題,提高系統(tǒng)的計(jì)算能效。?? |
