一種高精度帶隙基準(zhǔn)電壓源電路

基本信息

申請(qǐng)?zhí)?/td> CN202111234236.8 申請(qǐng)日 -
公開(公告)號(hào) CN113885640A 公開(公告)日 2022-01-04
申請(qǐng)公布號(hào) CN113885640A 申請(qǐng)公布日 2022-01-04
分類號(hào) G05F1/567(2006.01)I 分類 控制;調(diào)節(jié);
發(fā)明人 馬輝;黃海濱;方帥 申請(qǐng)(專利權(quán))人 無錫思泰迪半導(dǎo)體有限公司
代理機(jī)構(gòu) 無錫盛陽(yáng)專利商標(biāo)事務(wù)所(普通合伙) 代理人 張寧;楊辰
地址 214028江蘇省無錫市新吳區(qū)長(zhǎng)江路16號(hào)
法律狀態(tài) -

摘要

摘要 本發(fā)明涉及模擬電路技術(shù)領(lǐng)域,具體為一種高精度帶隙基準(zhǔn)電壓源電路,其能夠消除傳統(tǒng)結(jié)構(gòu)中運(yùn)算放大器的失調(diào)電壓對(duì)基準(zhǔn)電壓的影響,大大提高基準(zhǔn)電壓的精度,其包括電源VDD,所述電源VDD連接MOS管M0的源端,所述MOS管M0的漏端連接電阻R1,所述電阻R1另一端分別連接電阻R2一端和電阻R3一端,所述電阻R2另一端連接電阻R4一端,所述電阻R4另一端連接三極管Q1的發(fā)射極、所述電阻R3另一端連接三極管Q2的發(fā)射極,所述三極管Q1和所述三極管Q2的集電極、基極均接地。