基于FPGA的信號(hào)時(shí)差測(cè)量方法及時(shí)間數(shù)字轉(zhuǎn)換器

基本信息

申請(qǐng)?zhí)?/td> CN201410491346.6 申請(qǐng)日 -
公開(公告)號(hào) CN104199276A 公開(公告)日 2014-12-10
申請(qǐng)公布號(hào) CN104199276A 申請(qǐng)公布日 2014-12-10
分類號(hào) G04F10/04(2006.01)I 分類 測(cè)時(shí)學(xué);
發(fā)明人 李亞鋒;張振軍 申請(qǐng)(專利權(quán))人 深圳潤(rùn)旭光電科技有限公司
代理機(jī)構(gòu) 北京市盈科律師事務(wù)所 代理人 李亞鋒;深圳潤(rùn)旭光電科技有限公司;深圳煜煒光學(xué)科技有限公司
地址 510000 廣東省廣州市高新技術(shù)產(chǎn)業(yè)開發(fā)區(qū)科學(xué)城科匯發(fā)展中心1604號(hào)
法律狀態(tài) -

摘要

摘要 本發(fā)明涉及一種基于FPGA的信號(hào)時(shí)差測(cè)量方法,其包括:接收到第一信號(hào)時(shí),產(chǎn)生慢時(shí)鐘信號(hào),同時(shí)對(duì)慢時(shí)鐘信號(hào)的周期進(jìn)行計(jì)數(shù);接收到第二信號(hào)時(shí),產(chǎn)生快時(shí)鐘信號(hào),利用快時(shí)鐘信號(hào)的上升沿去檢測(cè)慢時(shí)鐘信號(hào)的電平,同時(shí)對(duì)快時(shí)鐘信號(hào)的周期進(jìn)行計(jì)數(shù);若利用快時(shí)鐘信號(hào)的上升沿檢測(cè)到慢時(shí)鐘信號(hào)的電平發(fā)生變化,則產(chǎn)生一標(biāo)識(shí)信號(hào),并停止對(duì)快時(shí)鐘信號(hào)和慢時(shí)鐘信號(hào)信號(hào)的周期的計(jì)數(shù);根據(jù)標(biāo)識(shí)信號(hào)產(chǎn)生時(shí),慢時(shí)鐘信號(hào)的電平是處于上升沿還是處于下降沿,結(jié)合慢時(shí)鐘信號(hào)的周期及計(jì)數(shù)所得的周期個(gè)數(shù)、快時(shí)鐘信號(hào)的周期及計(jì)數(shù)所得的周期個(gè)數(shù),相應(yīng)計(jì)算第一信號(hào)和第二信號(hào)的時(shí)差。本發(fā)明相對(duì)于現(xiàn)有技術(shù)提高了時(shí)間測(cè)量的準(zhǔn)確度。