一種單端逐次逼近寄存器型模數(shù)轉(zhuǎn)換器電路

基本信息

申請(qǐng)?zhí)?/td> CN202111172083.9 申請(qǐng)日 -
公開(公告)號(hào) CN113612482B 公開(公告)日 2022-02-15
申請(qǐng)公布號(hào) CN113612482B 申請(qǐng)公布日 2022-02-15
分類號(hào) H03M1/46(2006.01)I 分類 基本電子電路;
發(fā)明人 孟彥杰;董宗宇 申請(qǐng)(專利權(quán))人 杭州優(yōu)智聯(lián)科技有限公司
代理機(jī)構(gòu) 西安維英格知識(shí)產(chǎn)權(quán)代理事務(wù)所(普通合伙) 代理人 李斌棟;歸瑩
地址 310051浙江省杭州市濱江區(qū)西興街道濱安路435號(hào)1幢601室
法律狀態(tài) -

摘要

摘要 本發(fā)明公開了一種單端逐次逼近寄存器型模數(shù)轉(zhuǎn)換器電路,該SAR ADC架構(gòu)包括比較器、耦合至比較器中第一輸入端的第一電容陣列,耦合至比較器中第二輸入端的第二電容陣列以及耦合至比較器輸出端的控制器;其中,第一電容陣列以及第二電容陣列的頂極板分別能耦合至第一輸入端和第二輸入端;第一電容陣列以及第二電容陣列的底極板均能選擇性地耦合至正參考電壓和負(fù)參考電壓,第一電容陣列和第二電容陣列的底極板分別能夠基于狀態(tài)開關(guān)選擇性地耦合至第一輸入信號(hào)和第二輸入信號(hào);第一輸入端和第二輸入端分別能夠基于狀態(tài)開關(guān)選擇性地耦合至第三輸入信號(hào)和第四輸入信號(hào);控制器能夠控制正參考電壓和負(fù)參考電壓選擇性地耦合至第一電容陣列以及第二電容陣列的底極板。