一種邊界時鐘窗口確定方法、電路、終端設(shè)備、存儲介質(zhì)
基本信息
申請?zhí)?/td> | CN202010021725.4 | 申請日 | - |
公開(公告)號 | CN111143269A | 公開(公告)日 | 2020-05-12 |
申請公布號 | CN111143269A | 申請公布日 | 2020-05-12 |
分類號 | G06F13/42 | 分類 | 計算;推算;計數(shù); |
發(fā)明人 | 索艷濱 | 申請(專利權(quán))人 | 四川衛(wèi)士通信息安全平臺技術(shù)有限公司 |
代理機構(gòu) | 成都金英專利代理事務(wù)所(普通合伙) | 代理人 | 袁英 |
地址 | 610000 四川省成都市高新區(qū)云華路333號3棟12、13層(生產(chǎn)項目限分支機構(gòu)在工業(yè)園區(qū)內(nèi)經(jīng)營) | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明公開了一種邊界時鐘窗口確定方法,包括如下步驟:動態(tài)時鐘配置:FPGA根據(jù)動態(tài)配置命令進行初始化動態(tài)時鐘配置;訓(xùn)練數(shù)據(jù)傳輸:CPU查詢FPGA的時鐘鎖定狀態(tài)信息并向FPGA傳輸訓(xùn)練數(shù)據(jù);相位循環(huán)區(qū)間測試:遍歷整個相位循環(huán)區(qū)間進行動態(tài)時鐘配置和傳輸訓(xùn)練;時鐘窗口確定:獲取FPGA返回的傳輸正確性測試結(jié)果,根據(jù)測試結(jié)果重新發(fā)起時鐘鎖定完成時鐘窗口確定。本發(fā)明利用FPGA提供的PLL等時鐘資源自帶的動態(tài)配置接口,適配簡單的軟硬件邏輯功能完成時鐘相位的動態(tài)配置。設(shè)計簡單,同時兼具一定的自適應(yīng)性。在中低速并行片間互聯(lián)總線的時鐘窗口確定時具有應(yīng)有價值。 |
