一種基于掉電保護(hù)的大容量存儲(chǔ)端對(duì)端數(shù)據(jù)保護(hù)系統(tǒng)

基本信息

申請(qǐng)?zhí)?/td> CN201721863475.9 申請(qǐng)日 -
公開(kāi)(公告)號(hào) CN207623964U 公開(kāi)(公告)日 2018-07-17
申請(qǐng)公布號(hào) CN207623964U 申請(qǐng)公布日 2018-07-17
分類(lèi)號(hào) G06F11/22;G06F12/16 分類(lèi) 計(jì)算;推算;計(jì)數(shù);
發(fā)明人 余海舟 申請(qǐng)(專(zhuān)利權(quán))人 西安思導(dǎo)瑞智信息科技有限公司
代理機(jī)構(gòu) 西安億諾專(zhuān)利代理有限公司 代理人 西安奇維科技有限公司
地址 710117 陜西省西安市高新區(qū)興隆街辦西太路526號(hào)信息產(chǎn)業(yè)園二期4號(hào)樓A2-02
法律狀態(tài) -

摘要

摘要 本實(shí)用新型具體涉及一種基于掉電保護(hù)的大容量存儲(chǔ)端對(duì)端數(shù)據(jù)保護(hù)系統(tǒng)。一種基于掉電保護(hù)的大容量存儲(chǔ)端對(duì)端數(shù)據(jù)保護(hù)系統(tǒng),包括電源模塊,電源模塊包括依次連接的系統(tǒng)供電電源、升壓電路、一級(jí)DC/DC電源模塊以及二級(jí)DC/DC電源模塊,電源模塊將系統(tǒng)供電電源由+12V升壓至+28V,一級(jí)DC/DC電源模塊將+28V電壓輸出+3.3V;還包括主控FPGA以及FLASH陣列,所述的系統(tǒng)供電電源與主控FPGA之間還設(shè)有快速掉電檢測(cè)電路,快速掉電檢測(cè)電路、主控FPGA以及FLASH陣列依次連接,二級(jí)DC/DC電源模塊與主控FPGA以及FLASH陣列分別連接;升壓電路與一級(jí)DC/DC電源模塊之間設(shè)有鉭電容陣列。本實(shí)用新型采用快速掉電檢測(cè)電路使主控FPGA有更多的時(shí)間處理掉電中斷程序,提高了端對(duì)端數(shù)據(jù)保護(hù)的安全性。