長(zhǎng)波信號(hào)全自動(dòng)定時(shí)接收裝置
基本信息
申請(qǐng)?zhí)?/td> | CN201821949227.0 | 申請(qǐng)日 | - |
公開(公告)號(hào) | CN209345145U | 公開(公告)日 | 2019-09-03 |
申請(qǐng)公布號(hào) | CN209345145U | 申請(qǐng)公布日 | 2019-09-03 |
分類號(hào) | H04B1/16(2006.01)I; H04J3/06(2006.01)I; G04R20/10(2013.01)I | 分類 | 電通信技術(shù); |
發(fā)明人 | 邢燕; 李實(shí)鋒; 劉軍良; 胡永輝; 王凡 | 申請(qǐng)(專利權(quán))人 | 西安中科時(shí)空資產(chǎn)管理有限公司 |
代理機(jī)構(gòu) | 西北工業(yè)大學(xué)專利中心 | 代理人 | 顧潮琪 |
地址 | 710000 陜西省西安市國(guó)家民用航天產(chǎn)業(yè)基地航天東路國(guó)家授時(shí)中心西安場(chǎng)區(qū)試驗(yàn)任務(wù)綜合樓3層317 | ||
法律狀態(tài) | - |
摘要
摘要 | 本實(shí)用新型提供了一種長(zhǎng)波信號(hào)全自動(dòng)定時(shí)接收裝置,ADC電路接收來自FPGA的采樣時(shí)鐘;長(zhǎng)波信號(hào)經(jīng)ADC采樣后輸出數(shù)字中頻信號(hào),數(shù)字中頻信號(hào)送往FPGA,F(xiàn)PGA輸出I/Q支路的BPL信號(hào)包絡(luò)至DSP,DSP將頻率控制字信息返回至FPGA;同時(shí),F(xiàn)PGA發(fā)送串行時(shí)間信息給網(wǎng)口電路,實(shí)現(xiàn)網(wǎng)絡(luò)授時(shí);FPGA通過14位并行數(shù)據(jù)接口與LCD和LED相連接,矩陣鍵盤通過串行數(shù)據(jù)接口分別與FPGA和DSP相連接;FPGA輸出本機(jī)1PPS信號(hào)和TOC信息至人機(jī)接口,最終實(shí)現(xiàn)BPL接收機(jī)的自主定時(shí)。本發(fā)明能夠?qū)﹂L(zhǎng)波授時(shí)信號(hào)進(jìn)行自主定時(shí),并增加了NTP/PTP網(wǎng)絡(luò)授時(shí)功能,具有精度高、集成度高、可靠性高、可維修性強(qiáng)、使用方便等特點(diǎn)。 |
