一種并行Turbo碼迭代譯碼的方法及系統(tǒng)

基本信息

申請?zhí)?/td> CN201811525383.9 申請日 -
公開(公告)號 CN109379088B 公開(公告)日 2022-03-08
申請公布號 CN109379088B 申請公布日 2022-03-08
分類號 H03M13/29(2006.01)I;H03M13/27(2006.01)I 分類 基本電子電路;
發(fā)明人 劉鎮(zhèn);張曉峰;胡俊杰 申請(專利權(quán))人 浙江天則通信技術(shù)有限公司
代理機構(gòu) 北京高沃律師事務(wù)所 代理人 程華
地址 310000浙江省杭州市濱江區(qū)南環(huán)路3760號保億大廈8樓807室
法律狀態(tài) -

摘要

摘要 本發(fā)明公開了一種并行Turbo碼迭代譯碼的方法及系統(tǒng)。該方法包括將串行接收編碼后的Turbo碼塊按照設(shè)定的存儲方式存儲到隨機存取存儲單元中,然后將所有的隨機存取存儲單元中的數(shù)據(jù)從尾至頭按照后向遞推公式進行后向遞推運算,將所有的隨機存取存儲單元中的數(shù)據(jù)從頭至尾按照前向遞推公式進行前向遞推運算;最后判斷當(dāng)前迭代次數(shù)是否等于設(shè)定迭代總數(shù),若是則根據(jù)遞推運算結(jié)果計算對數(shù)似然比LLR并進行硬判得到譯碼結(jié)果,否則根據(jù)遞推運算結(jié)果計算先驗信息,并返回遞推步驟。本發(fā)明采用較小的冗余存儲資源,使得傳統(tǒng)并行Turbo迭代譯碼結(jié)構(gòu)中的各分塊的初值預(yù)遞推過程得到簡化,合并到一個遞推過程中,從而降低譯碼控制復(fù)雜度和優(yōu)化設(shè)計時序的優(yōu)點。