一種支持多種授時(shí)技術(shù)的多功能授時(shí)設(shè)備

基本信息

申請(qǐng)?zhí)?/td> CN201911145574.7 申請(qǐng)日 -
公開(kāi)(公告)號(hào) CN110928176B 公開(kāi)(公告)日 2021-11-30
申請(qǐng)公布號(hào) CN110928176B 申請(qǐng)公布日 2021-11-30
分類號(hào) G04G5/02(2006.01)I 分類 測(cè)時(shí)學(xué);
發(fā)明人 郭慶鵬;張力;詹承華;吳勇剛;張琨 申請(qǐng)(專利權(quán))人 北京計(jì)算機(jī)技術(shù)及應(yīng)用研究所
代理機(jī)構(gòu) 中國(guó)兵器工業(yè)集團(tuán)公司專利中心 代理人 張然
地址 100854北京市海淀區(qū)永定路51號(hào)
法律狀態(tài) -

摘要

摘要 本發(fā)明公開(kāi)了一種支持多種授時(shí)技術(shù)的多功能授時(shí)設(shè)備,包括:FPGA包括:IRIGB解碼單元、自守時(shí)單元、秒脈沖解碼單元以及用戶接口單元;嵌入式處理器向FPGA提供時(shí)間數(shù)據(jù)和秒脈沖;自守時(shí)單元包括秒脈沖同步模塊、時(shí)間自守時(shí)模塊和輸出自守時(shí)秒脈沖模塊;自守時(shí)單元根據(jù)從B碼提取的時(shí)間數(shù)據(jù)和秒脈沖信號(hào)維護(hù)時(shí)間,用戶接口模塊實(shí)現(xiàn)PCIe總線接口,從自守時(shí)單元獲取時(shí)間信息并向用戶提供時(shí)間服務(wù);秒脈沖解碼模塊包括秒脈沖提取模塊和秒脈沖合法性檢查模塊;秒脈沖合法性檢查模塊根據(jù)脈沖寬度和時(shí)間間隔為判斷準(zhǔn)則,過(guò)濾干擾脈沖和非法秒脈沖,由秒脈沖提取模塊在秒脈沖上升沿時(shí)刻,產(chǎn)生脈沖有效信號(hào),外部時(shí)鐘源通過(guò)串口傳遞時(shí)間數(shù)據(jù)。