光電二極管成像陣列的讀出電路

基本信息

申請(qǐng)?zhí)?/td> CN202120023765.2 申請(qǐng)日 -
公開(公告)號(hào) CN213637982U 公開(公告)日 2021-07-06
申請(qǐng)公布號(hào) CN213637982U 申請(qǐng)公布日 2021-07-06
分類號(hào) H04N5/378;H04N5/357 分類 電通信技術(shù);
發(fā)明人 朱程舉;何海龍;趙必成 申請(qǐng)(專利權(quán))人 成都善思微科技有限公司
代理機(jī)構(gòu) 成都行之專利代理事務(wù)所(普通合伙) 代理人 張超
地址 610000 四川省成都市中國(四川)自由貿(mào)易試驗(yàn)區(qū)成都市雙流區(qū)西南航空港經(jīng)濟(jì)開發(fā)區(qū)黃甲街道雙興大道1號(hào)
法律狀態(tài) -

摘要

摘要 本實(shí)用新型公開了光電二極管成像陣列的讀出電路,涉及光電成像陣列讀出電路,解決了MUXbuffer的設(shè)計(jì)限制導(dǎo)致信號(hào)鏈路性能受限制的問題。本實(shí)用新型包括接入光電二極管陣列輸出信號(hào)的多積分器通道,在每個(gè)積分器通道中,積分器輸出端依次串聯(lián)采樣保持電路、SUBADC,MUX開關(guān),采樣保持電路采樣積分器輸出,SUBADC將積分器輸出粗量化產(chǎn)生高位數(shù)字輸出信號(hào),在MUX邏輯電路控制下,采樣保持電路輸出、SUBADC粗量化輸出和殘差放大器輸入端連接,殘差放大器輸出接后級(jí)ADC。本實(shí)用新型降低了讀出電路的功耗和噪聲,電路結(jié)構(gòu)更簡單,減小讀出電路噪聲和失調(diào)。