芯片的時(shí)鐘樹(shù)布圖方法及裝置

基本信息

申請(qǐng)?zhí)?/td> CN202010816313.X 申請(qǐng)日 -
公開(kāi)(公告)號(hào) CN112084733A 公開(kāi)(公告)日 2020-12-15
申請(qǐng)公布號(hào) CN112084733A 申請(qǐng)公布日 2020-12-15
分類(lèi)號(hào) G06F30/3315(2020.01)I 分類(lèi) 計(jì)算;推算;計(jì)數(shù);
發(fā)明人 曾健忠 申請(qǐng)(專(zhuān)利權(quán))人 深圳天狼芯半導(dǎo)體有限公司
代理機(jī)構(gòu) 深圳中一聯(lián)合知識(shí)產(chǎn)權(quán)代理有限公司 代理人 深圳天狼芯半導(dǎo)體有限公司
地址 518000廣東省深圳市福田區(qū)梅林街道孖嶺社區(qū)凱豐路10號(hào)翠林大廈8層806J
法律狀態(tài) -

摘要

摘要 本申請(qǐng)適用于集成電路設(shè)計(jì)及版圖領(lǐng)域,提供了芯片的時(shí)鐘樹(shù)布圖方法及裝置,包括:首先根據(jù)芯片的尺寸大小將所述芯片劃分為多個(gè)時(shí)鐘區(qū)域;然后在每個(gè)時(shí)鐘區(qū)域內(nèi)設(shè)置至少一個(gè)子鎖相環(huán)的控制輸出電路;其中,子鎖相環(huán)的控制輸出電路包括濾波器、壓控振蕩器、電荷泵和分頻器;各個(gè)子鎖相環(huán)的控制輸出電路為各自所在的時(shí)鐘區(qū)域內(nèi)的多個(gè)邏輯電路提供第一時(shí)鐘信號(hào);將各個(gè)子鎖相環(huán)的鑒相器排布在時(shí)鐘源的周?chē)贿B接每個(gè)子鎖相環(huán)的鑒相器和時(shí)鐘源;從而減小了各個(gè)邏輯電路的時(shí)鐘信號(hào)的路徑延時(shí),在超低工作電壓下無(wú)需插入過(guò)多的時(shí)鐘緩沖器以平衡路徑延時(shí),可實(shí)現(xiàn)超低工作電壓下芯片的時(shí)鐘信號(hào)的同步。??