一種高可靠的CPU引腳功能復(fù)用電路
基本信息
申請?zhí)?/td> | CN202121321056.9 | 申請日 | - |
公開(公告)號 | CN215072345U | 公開(公告)日 | 2021-12-07 |
申請公布號 | CN215072345U | 申請公布日 | 2021-12-07 |
分類號 | H03K17/22(2006.01)I | 分類 | 基本電子電路; |
發(fā)明人 | 高琪;劉松輝 | 申請(專利權(quán))人 | 網(wǎng)是科技股份有限公司 |
代理機(jī)構(gòu) | 成都眾恒智合專利代理事務(wù)所(普通合伙) | 代理人 | 王育信 |
地址 | 518000廣東省深圳市南山區(qū)西麗街道松坪山社區(qū)松坪山朗山路11號同方信息港B棟801 | ||
法律狀態(tài) | - |
摘要
摘要 | 本實(shí)用新型公開了一種高可靠的CPU引腳功能復(fù)用電路,主要解決現(xiàn)有CPU模塊復(fù)用引腳的功能相互影響就會導(dǎo)致復(fù)用功能失效甚至影響到CPU的正常使用的問題。該電路包括CPU控制模塊,與CPU控制模塊的復(fù)用引腳相連的施密特觸發(fā)緩沖器,以及與施密特緩沖器輸出端相連的功能復(fù)用承載單元。通過上述設(shè)計,本實(shí)用新型利用施密特觸發(fā)緩沖器的輸入與輸出鉗位電流及單向的特性,使得多功能復(fù)用時,不需要考慮CPU引腳本身的輸入輸出電流的能力,減輕了CPU的功耗負(fù)擔(dān),同時復(fù)用的各功能端相互隔離互不影響,從而高可靠的實(shí)現(xiàn)了IC引腳的多功能復(fù)用。 |
