出棧網(wǎng)絡(luò)處理器及網(wǎng)絡(luò)數(shù)據(jù)出棧處理方法
基本信息
申請?zhí)?/td> | CN201910784020.5 | 申請日 | - |
公開(公告)號 | CN110417813A | 公開(公告)日 | 2019-11-05 |
申請公布號 | CN110417813A | 申請公布日 | 2019-11-05 |
分類號 | H04L29/06(2006.01)I; H04L1/00(2006.01)N | 分類 | 電通信技術(shù); |
發(fā)明人 | 劉大可; 周信兵; 劉劭晗 | 申請(專利權(quán))人 | 北京無極芯動科技有限公司 |
代理機構(gòu) | 北京路浩知識產(chǎn)權(quán)代理有限公司 | 代理人 | 北京無極芯動科技有限公司 |
地址 | 101300 北京市順義區(qū)天祥路6號院1號樓三層315室 | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明實施例提供一種出棧網(wǎng)絡(luò)處理器及網(wǎng)絡(luò)數(shù)據(jù)出棧處理方法,該網(wǎng)絡(luò)處理器包括:存儲模塊,包括報頭存儲器及載荷存儲器,用于分別存儲協(xié)議報頭和數(shù)據(jù)載荷;成幀模塊,用于根據(jù)操作指令從存儲模塊中獲取對應(yīng)協(xié)議報頭和數(shù)據(jù)載荷,并對獲取的協(xié)議報頭進行預(yù)設(shè)部位的替換或插入操作后,輸出待校驗數(shù)據(jù)幀;校驗?zāi)K,用于對所述待校驗數(shù)據(jù)幀進行校驗后,得到校驗結(jié)果;所述成幀模塊,還用于根據(jù)所述待校驗數(shù)據(jù)幀和所述校驗結(jié)果,得到最終數(shù)據(jù)幀,并輸出到網(wǎng)絡(luò)。該網(wǎng)絡(luò)處理器無需對整個最終數(shù)據(jù)幀進行存儲后發(fā)送,能夠減小因存儲導(dǎo)致的延時。且通過網(wǎng)絡(luò)硬件模塊實現(xiàn),能夠有效減小計算延時。 |
