一種面向嵌入式的可配置眾核處理器
基本信息
申請?zhí)?/td> | CN202110924960.7 | 申請日 | - |
公開(公告)號 | CN113704169A | 公開(公告)日 | 2021-11-26 |
申請公布號 | CN113704169A | 申請公布日 | 2021-11-26 |
分類號 | G06F15/173(2006.01)I | 分類 | 計算;推算;計數(shù); |
發(fā)明人 | 宋立國;陳雷;王亮;覃輝;劉春學(xué);鄭宏超;畢瀟;李同德;于春青 | 申請(專利權(quán))人 | 北京微電子技術(shù)研究所 |
代理機(jī)構(gòu) | 中國航天科技專利中心 | 代理人 | 楊春穎 |
地址 | 100076北京市豐臺區(qū)東高地四營門北路2號 | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明公開了一種面向嵌入式的可配置眾核處理器,包括:內(nèi)部數(shù)據(jù)總線系統(tǒng)、事件總線系統(tǒng)、數(shù)據(jù)連接線、路由單元和處理器核;內(nèi)部數(shù)據(jù)總線系統(tǒng)包括若干條橫、縱向數(shù)據(jù)線;若干條橫、縱向數(shù)據(jù)線橫縱交錯排列,形成N個交叉點(diǎn),每個交叉點(diǎn)對應(yīng)放置一個路由單元,相鄰路由單元之間通過橫向數(shù)據(jù)線或縱向數(shù)據(jù)線連接;事件總線系統(tǒng)包括:事件控制單元、事件總線和事件信號線;各處理器核與對應(yīng)的路由單元之間通過數(shù)據(jù)連接線連接;各事件控制單元一方面與事件總線連接,另一方面通過事件信號線與對應(yīng)的處理器核和路由單元連接。本發(fā)明可滿足嵌入式、高實(shí)時性、芯片內(nèi)部處理器核之間高同步性、芯片內(nèi)部通信并行性和高吞吐量的需求。 |
