一種用于IO自動(dòng)測(cè)試平臺(tái)的開(kāi)關(guān)量輸入檢測(cè)卡
基本信息
申請(qǐng)?zhí)?/td> | CN201821959583.0 | 申請(qǐng)日 | - |
公開(kāi)(公告)號(hào) | CN209542777U | 公開(kāi)(公告)日 | 2019-10-25 |
申請(qǐng)公布號(hào) | CN209542777U | 申請(qǐng)公布日 | 2019-10-25 |
分類號(hào) | G01R31/28(2006.01)I | 分類 | 測(cè)量;測(cè)試; |
發(fā)明人 | 石友旺; 蔣杰; 王維建 | 申請(qǐng)(專利權(quán))人 | 上海新華電子設(shè)備有限公司 |
代理機(jī)構(gòu) | 上海旭誠(chéng)知識(shí)產(chǎn)權(quán)代理有限公司 | 代理人 | 鄭立 |
地址 | 201100 上海市閔行區(qū)錦梅路1301號(hào) | ||
法律狀態(tài) | - |
摘要
摘要 | 本實(shí)用新型公開(kāi)了一種用于IO自動(dòng)測(cè)試平臺(tái)的開(kāi)關(guān)量輸入檢測(cè)卡,包括電源模塊、開(kāi)關(guān)量輸入電路和采樣計(jì)算電路;采樣計(jì)算電路包括FPGA和微處理器,開(kāi)關(guān)量輸入電路用于接收被測(cè)試電路板的多路開(kāi)關(guān)量輸出信號(hào)并進(jìn)行預(yù)處理后為FPGA提供信號(hào);微處理器與FPGA通訊連接,F(xiàn)PGA用于開(kāi)關(guān)量控制以及與自動(dòng)測(cè)試平臺(tái)進(jìn)行通訊,微處理器用于處理FPGA采集的數(shù)據(jù);電源模塊為開(kāi)關(guān)量輸入檢測(cè)卡供電。在FPGA與開(kāi)關(guān)量輸入電路之間還設(shè)置了用于隔離的多路分解器和濾波處理裝置。本實(shí)用新型可以實(shí)現(xiàn)對(duì)被測(cè)試電路的多路開(kāi)關(guān)量輸出狀態(tài)進(jìn)行自動(dòng)同時(shí)檢測(cè),提高了測(cè)試的自動(dòng)化水平、工作效率和測(cè)試精度,降低了人工成本。 |
