用于電壓內(nèi)插DAC的粗?jǐn)?shù)模轉(zhuǎn)換器架構(gòu)

基本信息

申請(qǐng)?zhí)?/td> CN201010247802.4 申請(qǐng)日 -
公開(kāi)(公告)號(hào) CN102377434B 公開(kāi)(公告)日 2015-04-22
申請(qǐng)公布號(hào) CN102377434B 申請(qǐng)公布日 2015-04-22
分類(lèi)號(hào) H03M1/66(2006.01)I 分類(lèi) 基本電子電路;
發(fā)明人 趙建華;王維 申請(qǐng)(專利權(quán))人 意法半導(dǎo)體研發(fā)(上海)有限公司
代理機(jī)構(gòu) 北京市金杜律師事務(wù)所 代理人 意法半導(dǎo)體研發(fā)(上海)有限公司
地址 200241 上海市紫竹科學(xué)園紫海路88號(hào)
法律狀態(tài) -

摘要

摘要 本發(fā)明提供了用于電壓內(nèi)插DAC的粗?jǐn)?shù)模轉(zhuǎn)換器架構(gòu)。對(duì)于該粗電阻串DAC,電阻串被按列與行的陣列布置,每個(gè)電阻器分接頭被連接到開(kāi)關(guān)網(wǎng)絡(luò),并且解碼器被使用以選擇應(yīng)被閉合的開(kāi)關(guān),從而使分DAC電壓來(lái)自連接到被選擇的開(kāi)關(guān)的電阻器分接頭。來(lái)自每行的電壓被輸入多路復(fù)用器,其中多路復(fù)用器產(chǎn)生輸出電壓。DAC電路設(shè)計(jì)通過(guò)將所述的輸出電壓輸入電壓內(nèi)插放大器而擴(kuò)展了它們的分辨率。公開(kāi)的方法和裝置用于實(shí)施格雷編碼以設(shè)計(jì)用于電壓內(nèi)插的粗DAC架構(gòu),使得電路所需要的開(kāi)關(guān)的數(shù)量顯著地降低,從而在不增加設(shè)計(jì)復(fù)雜度的情況下減少需要的表面積,并且改善毛刺性能。