一種基于RISC-V處理器的一致性內(nèi)存實(shí)現(xiàn)方法
基本信息
申請(qǐng)?zhí)?/td> | CN202111500352.X | 申請(qǐng)日 | - |
公開(kāi)(公告)號(hào) | CN114168493A | 公開(kāi)(公告)日 | 2022-03-11 |
申請(qǐng)公布號(hào) | CN114168493A | 申請(qǐng)公布日 | 2022-03-11 |
分類號(hào) | G06F12/06(2006.01)I | 分類 | 計(jì)算;推算;計(jì)數(shù); |
發(fā)明人 | 盧方勇;李冠;王廣禎;張葛;楊光 | 申請(qǐng)(專利權(quán))人 | 山東方寸微電子科技有限公司 |
代理機(jī)構(gòu) | 濟(jì)南竹森知識(shí)產(chǎn)權(quán)代理事務(wù)所(普通合伙) | 代理人 | 呂利敏 |
地址 | 250000山東省濟(jì)南市高新區(qū)舜華路2000號(hào)舜泰廣場(chǎng)9號(hào)北樓803-1室 | ||
法律狀態(tài) | - |
摘要
摘要 | 一種基于RISC?V處理器的一致性內(nèi)存實(shí)現(xiàn)方法,包括:在RISC?V處理器和總線間添加額外的地址轉(zhuǎn)譯模塊AT,實(shí)現(xiàn)在CPU側(cè)通過(guò)增加額外物理地址空間的方式以擁有對(duì)總線上面同一段內(nèi)存的兩種訪存屬性:cache和non?cache;所述屬性cache對(duì)應(yīng)cache區(qū)域,所述屬性non?cache對(duì)應(yīng)non?cache區(qū)域。本發(fā)明使用RISC?V的小型嵌入式系統(tǒng)SoC,既可實(shí)現(xiàn)使用cache地址空間帶來(lái)的執(zhí)行加速,又可實(shí)現(xiàn)配置硬件模塊的desc時(shí)地址空間選擇靈活可配置。 |
