一種FPGA可編程邏輯單元的測試與定位方法
基本信息
申請?zhí)?/td> | CN201110204822.8 | 申請日 | - |
公開(公告)號 | CN102841306A | 公開(公告)日 | 2012-12-26 |
申請公布號 | CN102841306A | 申請公布日 | 2012-12-26 |
分類號 | G01R31/3177(2006.01)I | 分類 | 測量;測試; |
發(fā)明人 | 陳靜華;楊龍;張東曉 | 申請(專利權(quán))人 | 北京飄石科技有限公司 |
代理機(jī)構(gòu) | 北京東正專利代理事務(wù)所(普通合伙) | 代理人 | 劉瑜冬 |
地址 | 100086 北京市海淀區(qū)蘇州街1號805 | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明公開了一種FPGA可編程邏輯單元的測試與定位方法,該方法包括如下步驟:(1)排列、配置FPGA邏輯單元;(2)初始化FPGA單元中的CLB模塊;(3)測試定位出錯的CLB模塊。本發(fā)明的技術(shù)方案減少了測試CLB過程中的配置次數(shù)10倍之多,大大提高CLB測試效率;同時(shí)在保證CLB測試覆蓋率的前提下,通過產(chǎn)生規(guī)則布局的CLB陣列,實(shí)現(xiàn)了FPGA中CLB單元測試過程中的錯誤定位。 |
