一種PCIe設(shè)備低功耗控制方法、裝置及電子設(shè)備
基本信息
申請?zhí)?/td> | CN201911367152.4 | 申請日 | - |
公開(公告)號 | CN111142653B | 公開(公告)日 | 2022-03-22 |
申請公布號 | CN111142653B | 申請公布日 | 2022-03-22 |
分類號 | G06F1/3234(2019.01)I;G06F13/42(2006.01)I | 分類 | 計算;推算;計數(shù); |
發(fā)明人 | 劉海亮 | 申請(專利權(quán))人 | 江蘇芯盛智能科技有限公司 |
代理機(jī)構(gòu) | 北京超凡宏宇專利代理事務(wù)所(特殊普通合伙) | 代理人 | 張欣欣 |
地址 | 213000江蘇省常州市武進(jìn)區(qū)武進(jìn)國家高新技術(shù)產(chǎn)業(yè)開發(fā)區(qū)新雅路18號528室 | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明提供了一種PCIe設(shè)備低功耗控制方法、裝置及電子設(shè)備,通過兩個中斷信號控制PCIe設(shè)備進(jìn)入L1子狀態(tài),在收到第一個中斷時主要處理除CPU/PCIe外的電源域的低功耗設(shè)置等,收到第二個中斷時主要處理PCIe低功耗設(shè)置及握手機(jī)制,兩個中斷操作各司其職,共同組成完整的L1子狀態(tài)進(jìn)入低功耗流程;同時設(shè)置兩個中斷信號控制PCIe退出L1子狀態(tài),在第一個中斷時主要完成軟件恢復(fù)操作,SoC上電流程及reset流程。在第二個中斷時主要完成PCIe UPF相關(guān)寄存器的設(shè)置及和PCIe pmu狀態(tài)機(jī)握手。使用兩個L1子狀態(tài)退出中斷信號,避免了軟件還沒有來得及恢復(fù)完畢或SoC未來得及執(zhí)行完上電流程PCIe LTSSM狀態(tài)機(jī)就回到L0狀態(tài)接收來自主機(jī)側(cè)的操作命令而引起CPU異常。 |
