用于大數(shù)據(jù)傳輸?shù)母咚偻ㄐ抛幽赴蹇捌涫褂梅椒?/p>

基本信息

申請?zhí)?/td> CN201911224854.7 申請日 -
公開(公告)號 CN111078626A 公開(公告)日 2020-04-28
申請公布號 CN111078626A 申請公布日 2020-04-28
分類號 G06F15/78;H05K1/18;G06F13/42 分類 計算;推算;計數(shù);
發(fā)明人 田德良;李英蘭;高麗偉 申請(專利權(quán))人 北京航天福道高技術(shù)股份有限公司
代理機構(gòu) 北京中索知識產(chǎn)權(quán)代理有限公司 代理人 北京航天福道高技術(shù)股份有限公司
地址 100039 北京市海淀區(qū)永定路51號北
法律狀態(tài) -

摘要

摘要 本發(fā)明涉及一種用于大數(shù)據(jù)傳輸?shù)母咚偻ㄐ抛幽赴蹇捌涫褂梅椒?,包括母板和子板,其中母板包括:FPGA模塊,其內(nèi)含F(xiàn)PGA芯片以作為板卡的核心芯片;PCIe總線接口模塊,其與所述FPGA模塊相連;DDR3緩存模塊,其與所述FPGA模塊相連;電源模塊,其設(shè)置在母板上并分別與各模塊相連;時鐘產(chǎn)生模塊,其分別與所述PCIe總線接口模塊和DDR3緩存模塊相連。本發(fā)明通過應用PCIe總線實現(xiàn)了板卡的高速數(shù)據(jù)傳輸,解決大數(shù)據(jù)傳輸問題,通過將板卡設(shè)計成子母板結(jié)構(gòu),便于在子板上實現(xiàn)不同功能需求。通過預留了大量的數(shù)據(jù)接口,可通過子板設(shè)計滿足不同用戶的不同需求,從而減少了板卡的設(shè)計成本和制板周期。