一種利用串口通信控制CPU復(fù)位的電路
基本信息
申請?zhí)?/td> | CN201611165900.7 | 申請日 | - |
公開(公告)號 | CN106843434B | 公開(公告)日 | 2019-12-03 |
申請公布號 | CN106843434B | 申請公布日 | 2019-12-03 |
分類號 | G06F1/24 | 分類 | 計(jì)算;推算;計(jì)數(shù); |
發(fā)明人 | 童樹衛(wèi);錢彬;朱文星 | 申請(專利權(quán))人 | 蚌埠電子信息產(chǎn)業(yè)技術(shù)研究院 |
代理機(jī)構(gòu) | 濟(jì)南舜源專利事務(wù)所有限公司 | 代理人 | 蚌埠電子信息產(chǎn)業(yè)技術(shù)研究院;中國電子科技集團(tuán)公司第四十一研究所 |
地址 | 233010 安徽省蚌埠市華光大道726號 | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明公開了一種利用串口通信控制CPU復(fù)位的電路,具體涉及自動控制領(lǐng)域。其解決了現(xiàn)有的CPU復(fù)位控制主動性差,無法在CPU系統(tǒng)程序跑偏的情況下進(jìn)行復(fù)位操作的不足。該利用串口通信控制CPU復(fù)位的電路,包括并聯(lián)接入上位機(jī)的發(fā)送數(shù)據(jù)引腳的第一電阻和第二電阻,第一電阻的另一端接入雙二極管第一管腳,第二電阻的另一端接入雙二極管的第三管腳和PNP三極管的基極,雙二級管的第二管腳與PNP三極管的發(fā)射極相連且接入CPU的復(fù)位引腳,PNP三極管的基極接有第一電容,第一電容的另一端與PNP三極管的集電極相連后接地。 |
