基于PID的視頻流輪詢解碼的拉流控制系統(tǒng)及方法

基本信息

申請(qǐng)?zhí)?/td> CN202011239814.2 申請(qǐng)日 -
公開(kāi)(公告)號(hào) CN112261412B 公開(kāi)(公告)日 2021-04-27
申請(qǐng)公布號(hào) CN112261412B 申請(qǐng)公布日 2021-04-27
分類號(hào) H04N19/42;H04N19/44;H04N21/433;H04N21/426 分類 電通信技術(shù);
發(fā)明人 廖波;周治尹 申請(qǐng)(專利權(quán))人 上海點(diǎn)澤智能科技有限公司
代理機(jī)構(gòu) 蘇州市中南偉業(yè)知識(shí)產(chǎn)權(quán)代理事務(wù)所(普通合伙) 代理人 丁博寒
地址 230088 安徽省合肥市高新區(qū)望江西路860號(hào)科創(chuàng)大廈805室
法律狀態(tài) -

摘要

摘要 本發(fā)明涉及基于PID的視頻流輪詢解碼的拉流控制系統(tǒng),解碼模塊中c個(gè)CPU解碼器每個(gè)包括i路線程,g個(gè)GPU解碼器每個(gè)包括j路線程,解碼模塊具有統(tǒng)一的解碼線程接口;緩存模塊由k個(gè)視頻緩存區(qū)組成,每個(gè)視頻緩存區(qū)的大小為a,;取流模塊由U路視頻流線程組成,每路視頻流線程連接一路視頻流,且視頻流連接數(shù)量u根據(jù)解碼模塊的解碼能力和緩存模塊的緩存能力,通過(guò)PID算法動(dòng)態(tài)調(diào)節(jié)。本發(fā)明中封裝CPU和GPU解碼器,提供統(tǒng)一的解碼線程接口,使得系統(tǒng)可以完全利用硬件資源進(jìn)行解碼,添加PID閉環(huán)控制算法,動(dòng)態(tài)控制視頻流連接數(shù)量,使得解碼器時(shí)刻工作在滿負(fù)荷狀態(tài)。本發(fā)明中還請(qǐng)求保護(hù)一種基于PID的視頻流輪詢解碼的拉流控制方法,具有同樣的技術(shù)效果。