一種自動(dòng)制作PCB線路削銅的方法

基本信息

申請(qǐng)?zhí)?/td> CN201711013041.4 申請(qǐng)日 -
公開(kāi)(公告)號(hào) CN107944083B 公開(kāi)(公告)日 2021-11-16
申請(qǐng)公布號(hào) CN107944083B 申請(qǐng)公布日 2021-11-16
分類號(hào) G06F30/392(2020.01)I;G06F115/12(2020.01)N 分類 計(jì)算;推算;計(jì)數(shù);
發(fā)明人 唐成;李敬虹;陳春;馮映明;胡容剛;陳繩杰;衛(wèi)雄;吳軍權(quán) 申請(qǐng)(專利權(quán))人 西安金百澤電路科技有限公司
代理機(jī)構(gòu) 深圳市千納專利代理有限公司 代理人 潘麗君
地址 516081廣東省惠州市大亞灣區(qū)響水河龍山六路
法律狀態(tài) -

摘要

摘要 本發(fā)明公開(kāi)了一種自動(dòng)制作PCB線路削銅的方法,包括自動(dòng)查找線路層,用戶選擇需要執(zhí)行的線路層,參數(shù)預(yù)填用戶也可以根據(jù)實(shí)際情況更改參數(shù),防錯(cuò)檢測(cè)對(duì)于用戶選擇執(zhí)行層的文件檢測(cè),提示用戶一些錯(cuò)誤信息,輸出指令到工程制作軟件,程序按用戶選擇的層和設(shè)置的參數(shù)輸出指令到工程制作軟件,工程軟件接收命令和執(zhí)行命令,命令執(zhí)行完后程序自動(dòng)削線路銅完畢。避免繁雜參數(shù)設(shè)置和命令操作中因工程人員疏忽造成遺漏或錯(cuò)誤情況的發(fā)生;能夠節(jié)省大量的設(shè)計(jì)時(shí)間,顯著提升工程制作效率,縮短產(chǎn)品的研發(fā)周期,加快產(chǎn)品的上市步伐。