低主頻高性能芯片的控制方法、裝置、存儲介質(zhì)和電子設(shè)備
基本信息
申請?zhí)?/td> | CN202111386541.9 | 申請日 | - |
公開(公告)號 | CN114116593A | 公開(公告)日 | 2022-03-01 |
申請公布號 | CN114116593A | 申請公布日 | 2022-03-01 |
分類號 | G06F15/167(2006.01)I;G06F15/17(2006.01)I | 分類 | 計算;推算;計數(shù); |
發(fā)明人 | 李建霖;吳亞杰;王樂鵬;韋延清;郭科;李慶順;李政霖;向增 | 申請(專利權(quán))人 | 珠海泰為電子有限公司 |
代理機構(gòu) | 廣東朗乾律師事務(wù)所 | 代理人 | 楊煥軍;楊亞麗 |
地址 | 519000廣東省珠海市高新區(qū)金唐路1號港灣1號科創(chuàng)園2棟4樓403室 | ||
法律狀態(tài) | - |
摘要
摘要 | 本申請實施例公開一種低主頻高性能芯片的控制方法、裝置、存儲介質(zhì)和電子設(shè)備,涉及控制領(lǐng)域??刂品椒òǎ涸贜個算法模塊中選擇至少一個算法模塊,以及利用選擇的算法模塊組成控制環(huán)路;為控制環(huán)路提供輸入信號;啟動控制環(huán)路對輸入信號進行計算;讀取控制環(huán)路的計算結(jié)果,本申請充分利用協(xié)處理器中各個算法模塊的運算能力,幾乎不會消耗主處理器的運算能力,因此不需要增加處理器的尺寸。另外,直接利用模塊化的算法模塊重構(gòu)控制環(huán)路,可以降低開發(fā)控制算法的難度,提高開發(fā)的效率。 |
