通信處理器
基本信息
申請?zhí)?/td> | CN201810083379.5 | 申請日 | - |
公開(公告)號 | CN110096307B | 公開(公告)日 | 2022-02-01 |
申請公布號 | CN110096307B | 申請公布日 | 2022-02-01 |
分類號 | G06F9/22(2006.01)I | 分類 | 計算;推算;計數(shù); |
發(fā)明人 | 王東琳;劉子君;郭晨;李桓;郭陽 | 申請(專利權(quán))人 | 上海思朗科技有限公司 |
代理機(jī)構(gòu) | 北京集佳知識產(chǎn)權(quán)代理有限公司 | 代理人 | 王學(xué)強(qiáng) |
地址 | 102400北京市房山區(qū)閻村鎮(zhèn)閻富路1號11號樓4層402 | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明提供了一種通信處理器,包括:標(biāo)量處理模塊以及與其相連的微碼處理模塊;微碼處理模塊包括:全面支持?jǐn)?shù)據(jù)交織的交織單元、總線接口單元、計算單元、寄存器文件堆單元、取指譯碼單元、循環(huán)控制單元以及微碼程序控制單元;微碼處理模塊所包括的每個單元內(nèi)部都設(shè)置有至少一個內(nèi)部寄存器;微碼處理模塊還包括:交織總線以及旁路網(wǎng)絡(luò),微碼處理模塊每個單元的內(nèi)部寄存器通過交織總線進(jìn)行數(shù)據(jù)交互。本發(fā)明通過在各個單元內(nèi)部設(shè)置獨立的內(nèi)部寄存器來減少各個單元訪問關(guān)聯(lián)數(shù)據(jù)時的時延,提升各個單元的數(shù)據(jù)訪問速度,并且交織單元全面支持?jǐn)?shù)據(jù)交織,使數(shù)據(jù)訪問和使用過程的更加靈活。 |
