一種寬頻帶收發(fā)芯片內部高精度PLL輸出頻率的校準方法
基本信息
申請?zhí)?/td> | CN202110473115.2 | 申請日 | - |
公開(公告)號 | CN113328744A | 公開(公告)日 | 2021-08-31 |
申請公布號 | CN113328744A | 申請公布日 | 2021-08-31 |
分類號 | H03L7/18(2006.01)I;H04B17/11(2015.01)I;H04B17/21(2015.01)I | 分類 | 基本電子電路; |
發(fā)明人 | 馬利濤;李仲茂;邱昕 | 申請(專利權)人 | 鄭州中科集成電路與信息系統(tǒng)產業(yè)創(chuàng)新研究院 |
代理機構 | 鄭州天陽專利事務所(普通合伙) | 代理人 | 李松蓮 |
地址 | 450001河南省鄭州市高新技術產業(yè)開發(fā)區(qū)長椿路6號智美大廈 | ||
法律狀態(tài) | - |
摘要
摘要 | 一種寬頻帶收發(fā)芯片內部高精度PLL輸出頻率的校準方法,在確定寬頻帶收發(fā)芯片PLL頻率誤差范圍后,根據系統(tǒng)特性選取參考點進行測量,得到一組結果,然后將寬頻帶收發(fā)芯片PLL各個頻率誤差等級值在此組結果內進行線性插值,得到頻率誤差與頻率控制字之間的折線關系模型,然后將此模型算法寫入系統(tǒng)中,以芯片內部PLL頻率控制字設置頻率值為基準,采用線性耦合的方式,對芯片內部PLL的頻率進行校準,給出折線模型算法的操作流程,實現(xiàn)對寬頻帶收發(fā)芯片內部的PLL輸出頻率進行校準;通過算法對系統(tǒng)本振頻率進行校準,降低了系統(tǒng)成本及電路的復雜程度,降低了算法對CPU的占用時間,可以提高系統(tǒng)CPU利用率,有顯著的社會和經濟效益。 |
