一種偏置電路、集成時(shí)鐘電路及集成電路芯片
基本信息
申請(qǐng)?zhí)?/td> | CN201811598508.0 | 申請(qǐng)日 | - |
公開(kāi)(公告)號(hào) | CN111371447A | 公開(kāi)(公告)日 | 2020-07-03 |
申請(qǐng)公布號(hào) | CN111371447A | 申請(qǐng)公布日 | 2020-07-03 |
分類(lèi)號(hào) | H03K19/003 | 分類(lèi) | 基本電子電路; |
發(fā)明人 | 張弛;周盛;丁東民;乃瑜 | 申請(qǐng)(專(zhuān)利權(quán))人 | 華潤(rùn)半導(dǎo)體(深圳)有限公司 |
代理機(jī)構(gòu) | 北京正理專(zhuān)利代理有限公司 | 代理人 | 張雪梅 |
地址 | 214135 江蘇省無(wú)錫市新吳區(qū)無(wú)錫太湖國(guó)際科技園菱湖大道180號(hào)-6 | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明提供一種偏置電路,包括:輸入分壓模塊,用于對(duì)外部電源輸入進(jìn)行分壓,生成第一電壓信號(hào);放大模塊,用于對(duì)第一電壓信號(hào)進(jìn)行放大;電流鏡模塊,用于接收放大模塊的第一輸出端的輸出信號(hào),通過(guò)電流鏡模塊的第一輸出端輸出偏置電流;以及輸出分壓模塊,用于對(duì)電流鏡模塊的第二輸出端的輸出信號(hào)進(jìn)行分壓,生成高比較電壓和低比較電壓;其中,高比較電壓、低比較電壓和偏置電流分別與外部電源輸入成比例。本發(fā)明第二方面提供了一種集成時(shí)鐘電路。本申請(qǐng)的第三方面提供了一種集成電路芯片。 |
