適用于SOC的DCT_IDCT協(xié)處理器
基本信息
申請?zhí)?/td> | CN201010134943.5 | 申請日 | - |
公開(公告)號 | CN101794276A | 公開(公告)日 | 2010-08-04 |
申請公布號 | CN101794276A | 申請公布日 | 2010-08-04 |
分類號 | G06F17/14(2006.01)I;G06F15/163(2006.01)I | 分類 | 計算;推算;計數(shù); |
發(fā)明人 | 孫進軍;周毅 | 申請(專利權(quán))人 | 無錫致新電子科技有限公司 |
代理機構(gòu) | 無錫華源專利事務(wù)所 | 代理人 | 聶漢欽 |
地址 | 214028 江蘇省無錫市新區(qū)長江路21-1號1104室 | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明提供了一種適用于SOC的DCT_IDCT協(xié)處理器,由CP_BRIDGE模塊、RAM模塊、控制和狀態(tài)寄存器、DCT_IDCT二維運算模塊、DCT_IDCT一維運算模塊、輸入緩存、輸出緩存、clip運算模塊及add運算模塊組成。本發(fā)明直接和CPU的協(xié)處理器接口相連,不需要額外掛接在AHB或APB總線上,在一定程度上節(jié)省了系統(tǒng)的總線資源;有一塊用于存放待處理數(shù)據(jù)和處理結(jié)果的RAM,該RAM能夠和其它協(xié)處理器復(fù)用。本發(fā)明通過合理的復(fù)用乘法器和調(diào)節(jié)運算的周期數(shù),使得本發(fā)明具有面積小、速度快、功耗低等優(yōu)點。 |
