基于閃存存儲(chǔ)設(shè)備的糾刪方法及裝置
基本信息
申請(qǐng)?zhí)?/td> | CN201710441254.0 | 申請(qǐng)日 | - |
公開(公告)號(hào) | CN107193685B | 公開(公告)日 | 2017-09-22 |
申請(qǐng)公布號(hào) | CN107193685B | 申請(qǐng)公布日 | 2017-09-22 |
分類號(hào) | G06F11/10(2006.01)I | 分類 | - |
發(fā)明人 | 楊玨成;劉靖;劉勝杰 | 申請(qǐng)(專利權(quán))人 | 武漢中航通用科技有限公司 |
代理機(jī)構(gòu) | - | 代理人 | - |
地址 | 100091北京市海淀區(qū)香山路88號(hào)二層B482號(hào) | ||
法律狀態(tài) | - |
摘要
摘要 | 本發(fā)明公開了一種基于閃存存儲(chǔ)設(shè)備的糾刪方法及裝置,該裝置包括編碼模塊與解碼模塊兩部分,編碼模塊將16個(gè)輸入數(shù)據(jù)塊進(jìn)行處理得到兩個(gè)校驗(yàn)數(shù)據(jù)塊,解碼模塊利用接收到的兩個(gè)校驗(yàn)數(shù)據(jù)塊對(duì)接收到的部分缺失數(shù)據(jù)進(jìn)行糾刪。本發(fā)明糾錯(cuò)能力為M+2,其保護(hù)能力強(qiáng)于傳統(tǒng)的RAID,占用資源較少,同時(shí)糾刪延時(shí)低于傳統(tǒng)的RS糾刪碼,編碼僅需2個(gè)時(shí)鐘周期,解碼僅4個(gè)時(shí)鐘周期。同時(shí)支持?jǐn)帱c(diǎn)續(xù)傳,不需要等到數(shù)據(jù)塊都準(zhǔn)備好才能計(jì)算,數(shù)據(jù)隨到隨算,從而大大降低了對(duì)系統(tǒng)緩存的要求。?? |
